AD9633、AD9251(ADI美國(guó))12位80/105/125MSPS四通道SC9633、SC9251
SC9251是一款單芯片、雙通道、14位、20MSPS/40MSPS/65MSPS/80MSPS模數(shù)轉(zhuǎn)換器(ADC),采用 1.8V電源供電,內(nèi)置高性能采樣保持電路和片內(nèi)基準(zhǔn)電壓源。該產(chǎn)品采用多級(jí)差分流水線架構(gòu),內(nèi)置輸出糾錯(cuò)邏輯,在 80 MSPS數(shù)據(jù)速率時(shí)可提供 14位精度,并保證在整個(gè)工作溫度范圍內(nèi)無(wú)失碼。該 ADC內(nèi)置多種功能特性,可使器件的靈活性達(dá)到最佳、系統(tǒng)成本最低,例如可編程時(shí)鐘與數(shù)據(jù)對(duì)準(zhǔn)、生成可編程數(shù)字測(cè)試碼等。可獲得的數(shù)字測(cè)試碼包括內(nèi)置固定碼和偽隨機(jī)碼,以及通過(guò)串行端口接口(SPI)輸入的用戶自定義測(cè)試碼。采用一個(gè)差分時(shí)鐘輸入來(lái)控制所有內(nèi)部轉(zhuǎn)換周期。可選的占空比穩(wěn)定器(DCS)用來(lái)補(bǔ)償較大的時(shí)鐘占空比波動(dòng),同時(shí)保持出色的 ADC總體性能。數(shù)字輸出數(shù)據(jù)格式為偏移二進(jìn)制、格雷碼或二進(jìn)制補(bǔ)碼。每個(gè) ADC通道均有一個(gè)數(shù)據(jù)輸出時(shí)鐘(DCO),用來(lái)確保接收邏輯具有正確的鎖存時(shí)序。該器件支持 1.8V和 3.3V兩種 CMOS電平,輸出數(shù)據(jù)可以在單條輸出總線上多路復(fù)用。SC9251采用符合 RoHS標(biāo)準(zhǔn)的 64引腳的 QFN封裝。
主要性能? 1.8V電源供電
? 1.8V至 3.3V輸出電源
? 低功耗:
每個(gè)通道 33mW (20MSPS)
每個(gè)通道 73mW (80MSPS)
? 信噪比(SNR):
74.3dBFS(9.7MHz輸入)
70.5dBFS(200MHz輸入)
? 無(wú)雜散動(dòng)態(tài)范圍(SFDR):
89dBc(9.7MHz輸入)
78dBc(200MHz輸入)
? 微分非線性(DNL):±0.75LSB(典型值)
? 片內(nèi)基準(zhǔn)電壓源和采樣保持電路
? 完全兼容 ADI的 AD9251
? QFN-64封裝 9mm×9mm
應(yīng)用場(chǎng)合
? 通信
? 分集無(wú)線電系統(tǒng)
? 多模式數(shù)字接收器? I/Q 解調(diào)系統(tǒng)
? 智能天線系統(tǒng)
? 電池供電儀表
? 手持式示波器
? 便攜式醫(yī)療成像
? 超聲
? 雷達(dá)/LIDAR
? 功能模塊示意圖:
典型應(yīng)用電路SC9251輸入信號(hào)、輸入時(shí)鐘、外部直流引腳等外圍器件的典型應(yīng)用電路如下。
模擬輸入網(wǎng)絡(luò)
ADC的最佳性能是通過(guò)差分驅(qū)動(dòng)模擬輸入來(lái)實(shí)現(xiàn)的。對(duì)于低于~10 MHz的基帶應(yīng)用,信噪比是一個(gè)關(guān)鍵參數(shù),建議采用差動(dòng)變壓器耦合的輸入配置(見(jiàn)圖 12),為了偏置模擬輸入,VCM電壓可以連接到變壓器二次繞組的中心抽頭。在第二奈奎斯特區(qū)及以上的輸入頻率下,大多數(shù)放大器的噪聲性能不足以達(dá)到 SC9251的真實(shí)信噪比性能。對(duì)于大于~10MHz的應(yīng)用,信噪比是一個(gè)關(guān)鍵參數(shù),建議采用差分雙巴倫耦合作為輸入配置(見(jiàn)圖 11)。不建議單端驅(qū)動(dòng) SC9251輸入。在任何配置中,并聯(lián)電容器 C的值取決于輸入頻率和源阻抗,可能需要減小或移除。表 7顯示了設(shè)置 RC網(wǎng)絡(luò)的建議值。但是,這些值取決于輸入信號(hào),應(yīng)僅用作啟動(dòng)指南。
- 上一篇:AD9231(SC9231)ADI(美國(guó))12位20/40/ 2021/11/9
- 下一篇:四通道AD9253 ADI(美國(guó))國(guó)產(chǎn)替代型號(hào)SC9253 2021/11/8

